S912XEP100W1MALR NXP
متوفر
S912XEP100W1MALR NXP
وحدة المعالجة المركزية 16 بت 12X - متوافقة مع أعلى مع مجموعة تعليمات MC9S12 باستثناء خمس تعليمات ضبابية (MEM ، WAV ، WAVR ، REV ، REVW) التي تمت إزالتها - العنونة المفهرسة المحسنة - الوصول إلى مقاطع البيانات الكبيرة المستقلة عن PPAGE • INT (وحدة المقاطعة) - ثمانية مستويات من المقاطعات المتداخلة - تخصيص مرن لمصادر المقاطعة لكل مستوى مقاطعة. — مقاطعة خارجية غير قابلة للإخفاء ذات أولوية عالية (XIRQ) — مقاطعة وحدة حماية الذاكرة ذات الأولوية العالية الداخلية غير القابلة للإخفاء — ما يصل إلى 24 سنا على المنافذ J وH وP قابلة للتكوين كمقاطعات حساسة للحافة الصاعدة أو الهابطة • EBI (واجهة الناقل الخارجي) (متوفرة في حزم 208 سنا و144 سنا فقط) — ما يصل إلى أربعة مخرجات لتحديد الشريحة لتحديد مساحات عناوين 16 كيلو بايت و1 ميجا بايت وما يصل إلى 4 ميجابايت — يمكن تكوين كل مخرج لتحديد شريحة لإكمال المعاملة على أي من مهلة أحد مولدي حالة الانتظار أو إلغاء تأكيد إشارة EWAIT • MMC (التحكم في رسم خرائط الوحدة النمطية) • DBG (وحدة تصحيح الأخطاء) - مراقبة حافلات وحدة المعالجة المركزية و / أو XGATE مع طلبات نقطة توقف من نوع العلامة أو نوع القوة - يلتقط المخزن المؤقت للتتبع الدائري 64 × 64 بت معلومات تغيير التدفق أو الوصول إلى الذاكرة • BDM (وضع تصحيح أخطاء الخلفية) • MPU (وحدة حماية الذاكرة) - 8 مناطق عنوان يمكن تحديدها لكل مهمة برنامج نشطة - دقة نطاق العنوان منخفضة تصل إلى 8 بايت - لا توجد كتابة / لا تنفيذ سمات الحماية — المقاطعة غير القابلة للإخفاء عند انتهاك الوصول • XGATE — وحدة معالجة الإدخال/الإخراج المساعدة القابلة للبرمجة وعالية الأداء — تنقل البيانات من وإلى جميع الأجهزة الطرفية وذاكرة الوصول العشوائي دون تدخل وحدة المعالجة المركزية أو حالات انتظار وحدة المعالجة المركزية — لتنفيذ العمليات المنطقية والتحولات والحسابية والبت على البيانات — يمكن أن تقاطع إكمال نقل إشارات وحدة المعالجة المركزية HCS12X — المشغلات من أي وحدة أجهزة وكذلك من وحدة المعالجة المركزية ممكنة — مستويين من المقاطعة لخدمة المهام ذات الأولوية العالية — الأجهزة دعم تهيئة مؤشر المكدس • OSC_LCP (مذبذب) - التحكم في حلقة الطاقة المنخفضة المذبذب الذي يستخدم بلورة من 4 ميجا هرتز إلى 16 ميجاهرتز - مناعة جيدة ضد الضوضاء - خيار بيرس كامل التأرجح باستخدام بلورة من 2 ميجاهرتز إلى 40 ميجاهرتز - حجم التوصيل العالي لهامش بدء التشغيل الأمثل للبلورات النموذجية • IPLL (توليد ساعة حلقة مغلفة الطور المعدلة داخليا)
— لا توجد مكونات خارجية مطلوبة — خيار قابل للتكوين لنشر الطيف لتقليل إشعاع التوافق الكهرومغناطيسي (تعديل التردد) • CRG (إنشاء الساعة وإعادة الضبط) — مراقب COP — مقاطعة الوقت الحقيقي — مراقبة الساعة — التنبيه السريع من STOP في وضع الساعة الذاتية • خيارات الذاكرة — 128 كيلو بايت و256 كيلو بايت و384 كيلو بايت و512 كيلو بايت و768 كيلو بايت فلاش — 2 كيلوبايت، 4 كيلو بايت EEPROM محاكي — 12 كيلو بايت و16 كيلو بايت و24 كيلو بايت و32 كيلوبايت، ذاكرة الوصول العشوائي (RAM) بدقة 48 كيلو بايت و 64 كيلو بايت • ميزات عامة للفلاش - 64 بت بيانات بالإضافة إلى 8 بتات متلازمة ECC (رمز تصحيح الخطأ) تسمح بتصحيح فشل البت الفردي واكتشاف الأعطال المزدوجة - حجم قطاع المسح 1024 بايت - خوارزمية البرنامج والمسح الآلي • ميزات D-Flash - ما يصل إلى 32 كيلو بايت من ذاكرة D-Flash مع قطاعات 256 بايت للوصول إلى المستخدم. - أوامر مخصصة للتحكم في الوصول إلى ذاكرة D-Flash عبر عملية EEE. - تصحيح خطأ البت الواحد واكتشاف خطأ البت المزدوج داخل كلمة واحدة أثناء عمليات القراءة. - خوارزمية البرمجة والمسح الآلي مع التحقق من بتات تكافؤ ECC وتوليدها. - مسح سريع للقطاع وتشغيل برنامج الكلمات. - القدرة على برمجة ما يصل إلى أربع كلمات في تسلسل متتابع • ميزات EEPROM التي تمت محاكاتها - معالجة ملفات EEE تلقائيا باستخدام وحدة تحكم الذاكرة الداخلية. - النقل التلقائي لبيانات EEE الصالحة من ذاكرة D-Flash إلى ذاكرة الوصول العشوائي المؤقت عند إعادة الضبط. - القدرة على مراقبة عدد كلمات ذاكرة الوصول العشوائي العازلة المعلقة المتعلقة ب EEE المتبقية ليتم برمجتها في ذاكرة D-Flash. - القدرة على تعطيل عملية EEE والسماح بالوصول ذي الأولوية إلى ذاكرة D-Flash. - القدرة على إلغاء جميع عمليات EEE المعلقة والسماح بالوصول ذي الأولوية إلى ذاكرة D-Flash. • محولان تناظريان إلى رقمي 16 قناة 12 بت - دقة 8/10/12 بت - 3 ميكرو ثانية، زمن تحويل فردي 10 بت - بيانات النتائج اليسرى / اليمنى / الموقعة / غير الموقعة - إمكانية تشغيل التحويل الخارجي والداخلي - مذبذب داخلي للتحويل في أوضاع التوقف - التنبيه من أوضاع الطاقة المنخفضة على المقارنة التناظرية > أو <= match • Five MSCAN (1 M bit per second, CAN 2.0 A, B software compatible modules) — Five receive and three transmit buffers
— مرشح معرف مرن قابل للبرمجة مثل 2 × 32 بت أو 4 × 16 بت أو 8 × 8 بت — أربع قنوات مقاطعة منفصلة ل Rx وTx والخطأ والتنبيه — وظيفة إيقاظ مرشح التمرير المنخفض — التكرار للرجوع لعملية الاختبار الذاتي • ECT (مؤقت التقاط محسن) - 8 قنوات × 16 بت لالتقاط الإدخال أو مقارنة الإخراج — عداد تشغيل مجاني 16 بت مع مقياس مسبق دقيق 8 بت — عداد معامل 16 بت مع مقياس مسبق دقيق 8 بت — أربعة 8 بت أو اثنتين مراكم النبضات 16 بت • TIM (وحدة مؤقت قياسية) - 8 قنوات × 16 بت لالتقاط الإدخال أو مقارنة الإخراج - عداد تشغيل حر 16 بت مع مقياس مسبق دقيق 8 بت - مجمع نبضات 1 × 16 بت • PIT (مؤقت المقاطعة الدورية) - ما يصل إلى ثمانية مؤقتات مع فترات مهلة مستقلة - فترات المهلة قابلة للتحديد بين 1 و224 دورة ساعة ناقل - مقاطعة المهلة والمشغلات الطرفية • 8 قنوات PWM (معدل عرض النبض) - 8 قنوات × 8 بت أو 4 قنوات x معدل عرض النبض 16 بت - فترة قابلة للبرمجة ودورة عمل لكل قناة - مخرجات محاذاة للمركز أو اليسار - منطق تحديد الساعة القابل للبرمجة مع مجموعة واسعة من الترددات - إدخال إيقاف التشغيل السريع في حالات الطوارئ • ثلاث وحدات واجهة طرفية تسلسلية (SPI) - قابلة للتكوين لحجم بيانات 8 أو 16 بت • ثماني واجهات اتصال تسلسلية (SCI) - تنسيق العلامة / الفضاء القياسي غير العائد إلى الصفر (NRZ) - تنسيق IRDA 1.4 قابل للتحديد من العودة إلى الصفر المقلوب (RZI) مع عرض نبضة قابل للبرمجة • اثنان وحدات الناقل بين الإشارات المتكاملة (IIC) — التشغيل متعدد الرئيسيات — برنامج قابل للبرمجة لواحد من 256 ترددا مختلفا على مدار الساعة التسلسلية — دعم وضع البث — دعم العنوان 10 بت • منظم الجهد على الرقاقة — منظما جهد خطي متوازيان مع مرجع فجوة النطاق — اكتشاف الجهد المنخفض (LVD) مع انقطاع الجهد المنخفض (LVI) — دائرة إعادة ضبط التشغيل (POR) — تشغيل نطاق 3.3 فولت و5 فولت — إعادة ضبط الجهد المنخفض (LVR)
• مؤقت إيقاظ منخفض الطاقة (API) - متوفر في جميع الأوضاع بما في ذلك وضع التوقف الكامل - قابل للقص بدقة + -5٪ - تتراوح فترات المهلة من 0.2 مللي ثانية إلى ~ 13 ثانية بدقة 0.2 مللي ثانية • الإدخال/الإخراج - ما يصل إلى 152 دبابيس إدخال/إخراج للأغراض العامة (I/O) بالإضافة إلى 2 دبابيس إدخال فقط - التباطؤ وجهاز السحب لأعلى/السحب القابل للتكوين على جميع دبابيس الإدخال - قوة محرك قابلة للتكوين على جميع دبابيس الإخراج • خيارات الحزمة - MAPBGA ذات 208 سنون - حزمة رباعية مسطحة منخفضة المستوى ذات 144 سنا (LQFP) - 112 سنا منخفض المستوى عبوة مسطحة رباعية (LQFP) - حزمة مسطحة رباعية ذات 80 سنا (QFP) • أقصى تردد لناقل وحدة المعالجة المركزية 50 ميجاهرتز ، وتردد ناقل XGATE كحد أقصى 100 ميجاهرتز
وحدة المعالجة المركزية 16 بت 12X - متوافقة مع أعلى مع مجموعة تعليمات MC9S12 باستثناء خمس تعليمات ضبابية (MEM ، WAV ، WAVR ، REV ، REVW) التي تمت إزالتها - العنونة المفهرسة المحسنة - الوصول إلى مقاطع البيانات الكبيرة المستقلة عن PPAGE • INT (وحدة المقاطعة) - ثمانية مستويات من المقاطعات المتداخلة - تخصيص مرن لمصادر المقاطعة لكل مستوى مقاطعة. — مقاطعة خارجية غير قابلة للإخفاء ذات أولوية عالية (XIRQ) — مقاطعة وحدة حماية الذاكرة ذات الأولوية العالية الداخلية غير القابلة للإخفاء — ما يصل إلى 24 سنا على المنافذ J وH وP قابلة للتكوين كمقاطعات حساسة للحافة الصاعدة أو الهابطة • EBI (واجهة الناقل الخارجي) (متوفرة في حزم 208 سنا و144 سنا فقط) — ما يصل إلى أربعة مخرجات لتحديد الشريحة لتحديد مساحات عناوين 16 كيلو بايت و1 ميجا بايت وما يصل إلى 4 ميجابايت — يمكن تكوين كل مخرج لتحديد شريحة لإكمال المعاملة على أي من مهلة أحد مولدي حالة الانتظار أو إلغاء تأكيد إشارة EWAIT • MMC (التحكم في رسم خرائط الوحدة النمطية) • DBG (وحدة تصحيح الأخطاء) - مراقبة حافلات وحدة المعالجة المركزية و / أو XGATE مع طلبات نقطة توقف من نوع العلامة أو نوع القوة - يلتقط المخزن المؤقت للتتبع الدائري 64 × 64 بت معلومات تغيير التدفق أو الوصول إلى الذاكرة • BDM (وضع تصحيح أخطاء الخلفية) • MPU (وحدة حماية الذاكرة) - 8 مناطق عنوان يمكن تحديدها لكل مهمة برنامج نشطة - دقة نطاق العنوان منخفضة تصل إلى 8 بايت - لا توجد كتابة / لا تنفيذ سمات الحماية — المقاطعة غير القابلة للإخفاء عند انتهاك الوصول • XGATE — وحدة معالجة الإدخال/الإخراج المساعدة القابلة للبرمجة وعالية الأداء — تنقل البيانات من وإلى جميع الأجهزة الطرفية وذاكرة الوصول العشوائي دون تدخل وحدة المعالجة المركزية أو حالات انتظار وحدة المعالجة المركزية — لتنفيذ العمليات المنطقية والتحولات والحسابية والبت على البيانات — يمكن أن تقاطع إكمال نقل إشارات وحدة المعالجة المركزية HCS12X — المشغلات من أي وحدة أجهزة وكذلك من وحدة المعالجة المركزية ممكنة — مستويين من المقاطعة لخدمة المهام ذات الأولوية العالية — الأجهزة دعم تهيئة مؤشر المكدس • OSC_LCP (مذبذب) - التحكم في حلقة الطاقة المنخفضة المذبذب الذي يستخدم بلورة من 4 ميجا هرتز إلى 16 ميجاهرتز - مناعة جيدة ضد الضوضاء - خيار بيرس كامل التأرجح باستخدام بلورة من 2 ميجاهرتز إلى 40 ميجاهرتز - حجم التوصيل العالي لهامش بدء التشغيل الأمثل للبلورات النموذجية • IPLL (توليد ساعة حلقة مغلفة الطور المعدلة داخليا)
— لا توجد مكونات خارجية مطلوبة — خيار قابل للتكوين لنشر الطيف لتقليل إشعاع التوافق الكهرومغناطيسي (تعديل التردد) • CRG (إنشاء الساعة وإعادة الضبط) — مراقب COP — مقاطعة الوقت الحقيقي — مراقبة الساعة — التنبيه السريع من STOP في وضع الساعة الذاتية • خيارات الذاكرة — 128 كيلو بايت و256 كيلو بايت و384 كيلو بايت و512 كيلو بايت و768 كيلو بايت فلاش — 2 كيلوبايت، 4 كيلو بايت EEPROM محاكي — 12 كيلو بايت و16 كيلو بايت و24 كيلو بايت و32 كيلوبايت، ذاكرة الوصول العشوائي (RAM) بدقة 48 كيلو بايت و 64 كيلو بايت • ميزات عامة للفلاش - 64 بت بيانات بالإضافة إلى 8 بتات متلازمة ECC (رمز تصحيح الخطأ) تسمح بتصحيح فشل البت الفردي واكتشاف الأعطال المزدوجة - حجم قطاع المسح 1024 بايت - خوارزمية البرنامج والمسح الآلي • ميزات D-Flash - ما يصل إلى 32 كيلو بايت من ذاكرة D-Flash مع قطاعات 256 بايت للوصول إلى المستخدم. - أوامر مخصصة للتحكم في الوصول إلى ذاكرة D-Flash عبر عملية EEE. - تصحيح خطأ البت الواحد واكتشاف خطأ البت المزدوج داخل كلمة واحدة أثناء عمليات القراءة. - خوارزمية البرمجة والمسح الآلي مع التحقق من بتات تكافؤ ECC وتوليدها. - مسح سريع للقطاع وتشغيل برنامج الكلمات. - القدرة على برمجة ما يصل إلى أربع كلمات في تسلسل متتابع • ميزات EEPROM التي تمت محاكاتها - معالجة ملفات EEE تلقائيا باستخدام وحدة تحكم الذاكرة الداخلية. - النقل التلقائي لبيانات EEE الصالحة من ذاكرة D-Flash إلى ذاكرة الوصول العشوائي المؤقت عند إعادة الضبط. - القدرة على مراقبة عدد كلمات ذاكرة الوصول العشوائي العازلة المعلقة المتعلقة ب EEE المتبقية ليتم برمجتها في ذاكرة D-Flash. - القدرة على تعطيل عملية EEE والسماح بالوصول ذي الأولوية إلى ذاكرة D-Flash. - القدرة على إلغاء جميع عمليات EEE المعلقة والسماح بالوصول ذي الأولوية إلى ذاكرة D-Flash. • محولان تناظريان إلى رقمي 16 قناة 12 بت - دقة 8/10/12 بت - 3 ميكرو ثانية، زمن تحويل فردي 10 بت - بيانات النتائج اليسرى / اليمنى / الموقعة / غير الموقعة - إمكانية تشغيل التحويل الخارجي والداخلي - مذبذب داخلي للتحويل في أوضاع التوقف - التنبيه من أوضاع الطاقة المنخفضة على المقارنة التناظرية > أو <= match • Five MSCAN (1 M bit per second, CAN 2.0 A, B software compatible modules) — Five receive and three transmit buffers
— مرشح معرف مرن قابل للبرمجة مثل 2 × 32 بت أو 4 × 16 بت أو 8 × 8 بت — أربع قنوات مقاطعة منفصلة ل Rx وTx والخطأ والتنبيه — وظيفة إيقاظ مرشح التمرير المنخفض — التكرار للرجوع لعملية الاختبار الذاتي • ECT (مؤقت التقاط محسن) - 8 قنوات × 16 بت لالتقاط الإدخال أو مقارنة الإخراج — عداد تشغيل مجاني 16 بت مع مقياس مسبق دقيق 8 بت — عداد معامل 16 بت مع مقياس مسبق دقيق 8 بت — أربعة 8 بت أو اثنتين مراكم النبضات 16 بت • TIM (وحدة مؤقت قياسية) - 8 قنوات × 16 بت لالتقاط الإدخال أو مقارنة الإخراج - عداد تشغيل حر 16 بت مع مقياس مسبق دقيق 8 بت - مجمع نبضات 1 × 16 بت • PIT (مؤقت المقاطعة الدورية) - ما يصل إلى ثمانية مؤقتات مع فترات مهلة مستقلة - فترات المهلة قابلة للتحديد بين 1 و224 دورة ساعة ناقل - مقاطعة المهلة والمشغلات الطرفية • 8 قنوات PWM (معدل عرض النبض) - 8 قنوات × 8 بت أو 4 قنوات x معدل عرض النبض 16 بت - فترة قابلة للبرمجة ودورة عمل لكل قناة - مخرجات محاذاة للمركز أو اليسار - منطق تحديد الساعة القابل للبرمجة مع مجموعة واسعة من الترددات - إدخال إيقاف التشغيل السريع في حالات الطوارئ • ثلاث وحدات واجهة طرفية تسلسلية (SPI) - قابلة للتكوين لحجم بيانات 8 أو 16 بت • ثماني واجهات اتصال تسلسلية (SCI) - تنسيق العلامة / الفضاء القياسي غير العائد إلى الصفر (NRZ) - تنسيق IRDA 1.4 قابل للتحديد من العودة إلى الصفر المقلوب (RZI) مع عرض نبضة قابل للبرمجة • اثنان وحدات الناقل بين الإشارات المتكاملة (IIC) — التشغيل متعدد الرئيسيات — برنامج قابل للبرمجة لواحد من 256 ترددا مختلفا على مدار الساعة التسلسلية — دعم وضع البث — دعم العنوان 10 بت • منظم الجهد على الرقاقة — منظما جهد خطي متوازيان مع مرجع فجوة النطاق — اكتشاف الجهد المنخفض (LVD) مع انقطاع الجهد المنخفض (LVI) — دائرة إعادة ضبط التشغيل (POR) — تشغيل نطاق 3.3 فولت و5 فولت — إعادة ضبط الجهد المنخفض (LVR)
• مؤقت إيقاظ منخفض الطاقة (API) - متوفر في جميع الأوضاع بما في ذلك وضع التوقف الكامل - قابل للقص بدقة + -5٪ - تتراوح فترات المهلة من 0.2 مللي ثانية إلى ~ 13 ثانية بدقة 0.2 مللي ثانية • الإدخال/الإخراج - ما يصل إلى 152 دبابيس إدخال/إخراج للأغراض العامة (I/O) بالإضافة إلى 2 دبابيس إدخال فقط - التباطؤ وجهاز السحب لأعلى/السحب القابل للتكوين على جميع دبابيس الإدخال - قوة محرك قابلة للتكوين على جميع دبابيس الإخراج • خيارات الحزمة - MAPBGA ذات 208 سنون - حزمة رباعية مسطحة منخفضة المستوى ذات 144 سنا (LQFP) - 112 سنا منخفض المستوى عبوة مسطحة رباعية (LQFP) - حزمة مسطحة رباعية ذات 80 سنا (QFP) • أقصى تردد لناقل وحدة المعالجة المركزية 50 ميجاهرتز ، وتردد ناقل XGATE كحد أقصى 100 ميجاهرتز
يرجى التأكد من صحة معلومات الاتصال الخاصة بك. الخاص بك الرسالة سوف يتم إرسالها مباشرة إلى المستلم (المستلمين) ولن يتم إرسالها يتم عرضها للجمهور. لن نقوم أبدا بتوزيع أو بيع الخاص بك شخصي المعلومات المقدمة إلى أطراف ثالثة بدون إذنك الصريح.