SPC5606BF1MLQ6 NXP
متوفر
SPC5606BF1MLQ6 NXP
الميزات • مشكلة واحدة، مركب أساسي لوحدة المعالجة المركزية 32 بت (e200z0h) — متوافق مع الفئة المضمنة لتقنية بنية® الطاقة — مجموعة تعليمات محسنة تسمح بترميز الطول المتغير (VLE) لتقليل حجم التعليمات البرمجية. من خلال الترميز الاختياري للتعليمات المختلطة 16 بت و 32 بت ، من الممكن تحقيق تقليل كبير في حجم التعليمات البرمجية. • ذاكرة فلاش على الشريحة تصل إلى 1.5 ميجابايت مدعومة بوحدة التحكم في ذاكرة الفلاش • ذاكرة فلاش للبيانات على الرقاقة سعة 64 (4 × 16) كيلوبايت مع ECC • ذاكرة SRAM على الرقاقة بسعة تصل إلى 96 كيلوبايت • وحدة حماية الذاكرة (MPU) مع 8 واصفات منطقة ودقة منطقة 32 بايت على بعض أفراد العائلة (راجع الجدول 1 للحصول على التفاصيل.) • وحدة التحكم في المقاطعة (INTC) قادرة على التعامل مع 204 مصدر مقاطعة ذات أولوية قابلة للتحديد • حلقة مغلقة الطور المعدلة بالتردد (FMPLL) • بنية مفتاح العارضة للالتزامن الوصول إلى الأجهزة الطرفية أو الفلاش أو ذاكرة الوصول العشوائي من العديد من الناقل الرئيسي • وحدة تحكم eDMA ذات 16 قناة مع مصادر طلب نقل متعددة باستخدام مضاعف الإرسال DMA • تدعم وحدة مساعدة التمهيد (BAM) برمجة الفلاش الداخلية عبر ارتباط تسلسلي (CAN أو SCI) • يدعم المؤقت قنوات الإدخال / الإخراج التي توفر مجموعة من وظائف التقاط الإدخال 16 بت ومقارنة الإخراج وتعديل عرض النبضة (eMIOS) • 2 محولات تناظرية إلى رقمية (ADC): واحد 10 بت وواحد 12 بت • وحدة المشغل المتقاطع لتمكين مزامنة تحويلات ADC مع حدث مؤقت من eMIOS أو PIT • ما يصل إلى 6 وحدات واجهة طرفية تسلسلية (DSPI)
ما يصل إلى 10 وحدات واجهة اتصال تسلسلية (LINFlex) • ما يصل إلى 6 وحدات CAN كاملة محسنة (FlexCAN) مع مخازن مؤقتة قابلة للتكوين • 1 وحدة واجهة دوائر متكاملة (I2C) • ما يصل إلى 149 دبوسا للأغراض العامة قابلة للتكوين تدعم عمليات الإدخال والإخراج (تعتمد على الحزمة) • عداد الوقت الحقيقي (RTC) • مصدر الساعة من مذبذب داخلي 128 كيلو هرتز أو 16 ميجاهرتز يدعم الاستيقاظ المستقل بدقة 1 مللي ثانية مع مهلة قصوى تبلغ ثانيتين • دعم اختياري ل RTC مع مصدر الساعة من مذبذب بلوري خارجي 32 كيلو هرتز ، يدعم الاستيقاظ بدقة 1 ثانية ومهلة قصوى تبلغ 1 ساعة • ما يصل إلى 8 مؤقتات مقاطعة دورية (PIT) بدقة عداد 32 بت • واجهة تطوير Nexus (NDI) لكل IEEE-ISTO 5001-2003 Class Two Plus • اختبار مسح حدود الجهاز / اللوحة المدعوم لكل مجموعة عمل اختبار مشتركة (JTAG) من IEEE (IEEE 1149.1) • منظم الجهد على الرقاقة (VREG) لتنظيم إمداد الإدخال لجميع المستويات الداخلية
الميزات • مشكلة واحدة، مركب أساسي لوحدة المعالجة المركزية 32 بت (e200z0h) — متوافق مع الفئة المضمنة لتقنية بنية® الطاقة — مجموعة تعليمات محسنة تسمح بترميز الطول المتغير (VLE) لتقليل حجم التعليمات البرمجية. من خلال الترميز الاختياري للتعليمات المختلطة 16 بت و 32 بت ، من الممكن تحقيق تقليل كبير في حجم التعليمات البرمجية. • ذاكرة فلاش على الشريحة تصل إلى 1.5 ميجابايت مدعومة بوحدة التحكم في ذاكرة الفلاش • ذاكرة فلاش للبيانات على الرقاقة سعة 64 (4 × 16) كيلوبايت مع ECC • ذاكرة SRAM على الرقاقة بسعة تصل إلى 96 كيلوبايت • وحدة حماية الذاكرة (MPU) مع 8 واصفات منطقة ودقة منطقة 32 بايت على بعض أفراد العائلة (راجع الجدول 1 للحصول على التفاصيل.) • وحدة التحكم في المقاطعة (INTC) قادرة على التعامل مع 204 مصدر مقاطعة ذات أولوية قابلة للتحديد • حلقة مغلقة الطور المعدلة بالتردد (FMPLL) • بنية مفتاح العارضة للالتزامن الوصول إلى الأجهزة الطرفية أو الفلاش أو ذاكرة الوصول العشوائي من العديد من الناقل الرئيسي • وحدة تحكم eDMA ذات 16 قناة مع مصادر طلب نقل متعددة باستخدام مضاعف الإرسال DMA • تدعم وحدة مساعدة التمهيد (BAM) برمجة الفلاش الداخلية عبر ارتباط تسلسلي (CAN أو SCI) • يدعم المؤقت قنوات الإدخال / الإخراج التي توفر مجموعة من وظائف التقاط الإدخال 16 بت ومقارنة الإخراج وتعديل عرض النبضة (eMIOS) • 2 محولات تناظرية إلى رقمية (ADC): واحد 10 بت وواحد 12 بت • وحدة المشغل المتقاطع لتمكين مزامنة تحويلات ADC مع حدث مؤقت من eMIOS أو PIT • ما يصل إلى 6 وحدات واجهة طرفية تسلسلية (DSPI)
ما يصل إلى 10 وحدات واجهة اتصال تسلسلية (LINFlex) • ما يصل إلى 6 وحدات CAN كاملة محسنة (FlexCAN) مع مخازن مؤقتة قابلة للتكوين • 1 وحدة واجهة دوائر متكاملة (I2C) • ما يصل إلى 149 دبوسا للأغراض العامة قابلة للتكوين تدعم عمليات الإدخال والإخراج (تعتمد على الحزمة) • عداد الوقت الحقيقي (RTC) • مصدر الساعة من مذبذب داخلي 128 كيلو هرتز أو 16 ميجاهرتز يدعم الاستيقاظ المستقل بدقة 1 مللي ثانية مع مهلة قصوى تبلغ ثانيتين • دعم اختياري ل RTC مع مصدر الساعة من مذبذب بلوري خارجي 32 كيلو هرتز ، يدعم الاستيقاظ بدقة 1 ثانية ومهلة قصوى تبلغ 1 ساعة • ما يصل إلى 8 مؤقتات مقاطعة دورية (PIT) بدقة عداد 32 بت • واجهة تطوير Nexus (NDI) لكل IEEE-ISTO 5001-2003 Class Two Plus • اختبار مسح حدود الجهاز / اللوحة المدعوم لكل مجموعة عمل اختبار مشتركة (JTAG) من IEEE (IEEE 1149.1) • منظم الجهد على الرقاقة (VREG) لتنظيم إمداد الإدخال لجميع المستويات الداخلية
يرجى التأكد من صحة معلومات الاتصال الخاصة بك. الخاص بك الرسالة سوف يتم إرسالها مباشرة إلى المستلم (المستلمين) ولن يتم إرسالها يتم عرضها للجمهور. لن نقوم أبدا بتوزيع أو بيع الخاص بك شخصي المعلومات المقدمة إلى أطراف ثالثة بدون إذنك الصريح.